Rangkaian Flip Flop

Rangkaian Flip-Flop


Apakah kalian tahu apa yang dimaksud dengan flip flop............??
baiklah saya akan menjelaskan sebuah rangkaian flip flop.
 
Flip Flop adalah rangkaian digital yang digunakan untuk menyimpan satu bit secara semi permanen. 
Sifat paling penting dari Flip-Flop adalah bahwa Flip fop ini dapat menempati dua keadaan stabil yaitu stabil I diperoleh saat Q =1 dan Q not = 0, stabil ke II diperoleh saat Q=0 dan Q not = 1
Dalam rangkaian Flip-flop ini kalian tidak akan lepas dari yang nama nya ;
·         Memory
·         Set
·         Reset
·         Terlarang
·         Toogle

·         Yang dimaksud Memory dalam dunia digital adalah suatu sistem yang digunakan untuk menampung data.

  • Set, yaitu jika suatu kondisi masukan mengakibatkan keluaran (Q) bernilai  positif (1) .
  •  Reset, yaitu jika suatu masukan mengakibatkan keluaran (Q) bernilai negatif (0),
  • Toggle, yaitu  mengakibatkan keluaran (Q) berkebalikan dari kondisi sebelumnya
  •  terlarang yaitu kondisi output Q sama dengan Q not yaitu pada saat S=0 dan R=0.


Rangkaian Flip Flop terdiri dari beberapa rangkaian  yaitu ;
1.RS Flip-Flop ( RS FF)
2.CRS Flip-Flop (CRS FF)
3.D Flip Flop ( D FF)
4.JK Flip-Flop (JK FF)
5.T Flip-Flop (T FF)

Baik lah saya akan menjelaskan terlebih dahulu tentang  rangkaian;
1. RS Flip-Flop.
Apakah kalian tahu tentang RS Flip-Flop...?
RS Flip-Flop memiliki 2 buah input yaitu...? Reser (R) dan Set (S)
RS flip-flop dapat di rangkai dengan gerbanh Nand dan Nor











 
2. CRS Flip Flop (CRS FF)
CRS Flip-flop adalah  CLOCKED  Reset Set Flip-Flop (Clocked RS FF) yang dilengkapi dengan sebuah   clock. Pulsa clock ini berfungsi mengatur keadaan Set dan Reset.  
Sifat dari CRS FF adalah Bila  clock bernilai 0,  maka   input R dan tidak akan berubah  pada output  Q dan Qnot. apabila  clock berlogik 1, maka  pada input R dan S dapat mengakibatkan perubahan pada output Q dan Q not.

                                    CRS FF 

3.D Flip Flop ( D FF)
D flip­flop adalah RS flip­flop yang ditambah dengan gerbang not pada reset inputnya. 
Sifat dari D flip­flop adalah bila input D (Data) dan  clock  1, maka output Q akan bernilai 1. Bila input D  0, maka D flip­flop akan berada pada keadaan reset atau output Q akan bernilai. 

 

                                                                                             D FF


4.JK Flip-Flop (JK FF)
JK Flip-flop merupakan rangkaian flip-flop yang dibangun untuk megantisipasi keadaan terlarang pada flip-flop S-R .  JK Flip-flop ini memiliki 3 buah input yaitu J, K dan Clock. Sedangkan IC yang dipakai untuk menyusun JK FF adalah tipe 7473 yang mempunyai 2 buah JK flip-flop didalam satu IC. yang disebut dengan terlarang adalah berapapun input yang diberikan asal ada clock maka akan terjadi perubahan pada output.

                                           JKFF
5.T Flip-Flop (T FF)
 Rangkaian T flip-flop atau Togle flip-flop dapat dibentuk dari modifikasi clocked RSFF, DFF maupun JKFF. TFF mempunyai sebuah input T dan dua buah  output Q dan Qnot.
T FF





By : Angga Pangestu
      X TAV B









Komentar

Postingan populer dari blog ini

Remedial MDDTDK